自2019年起,智猩猩开始关注中国在RISC-V领域出现的技术产品创新,以及生态建设进展,并策划推出了「智猩猩RISC-V技术公开课」,持续邀请该领域优秀企业的技术决策者与资深专家带来讲解。

在RISC-V即将迎来蝶变,跨入10-100爆发期之际,智猩猩芯片教研组邀请到芯来科技带来专场讲解。此次专场,将进行三讲,聚焦RISC-V车规级CPU内核开发、AI专用CPU设计以及IP 2.0模式,芯来科技创始人胡振波、车规级产品经理范天彬、战略市场高级总监马越将分别带来直播讲解。

7月10日19:30芯来科技车规产品经理范添彬将带来此次专场第1讲的讲解,主题为《满足ISO 26262 ASIL-B&D的RISC-V CPU内核开发》。

芯来科技是全球首家通过ISO 26262 ASIL D产品认证的RISC-V CPU IP厂商,其NA车规系列CPU IP通过了ISO 26262最高汽车功能安全等级ASIL D的认证,可以提供完整的ASIL-B和ASIL-D功能安全方案,以及功能安全交付包,加速客户芯片认证流程。目前,芯来科技NA车规系列CPU IP已在车载MCU/ECU、网关、激光雷达、自动辅助驾驶等多个领域实现了应用落地。

此次公开课,范添彬首先会介绍RISC-V指令集如何满足车规级解决方案的要求,并重点讲解芯来科技车规级RISC-V CPU内核的成功开发经验。之后,范添彬将结合实践分享RISC-V国产车规级芯片应用落地面临的挑战,以及芯来科技基于RISC-V的HSM安全子系统解决方案。

满足ISO 26262 ASIL-B&D的RISC-V CPU内核开发|智猩猩RISC-V技术公开课预告

公开课内容

主题:满足ISO 26262 ASIL-B&D的RISC-V CPU内核开发
提纲:
1、RISC-V指令集如何满足车规级解决方案要求
2、车规级RISC-V CPU内核开发经验
3、RISC-V国产车规级芯片应用落地挑战
4、基于RISC-V的HSM安全子系统解决方案

主讲人

范添彬,芯来科技车规产品经理,英国曼彻斯特大学硕士,芯来科技车规产品经理。曾在沃尔沃吉利研发中心OEM具有多年安全架构工作经验,期间从事新能源汽车研究院三电整车功能安全开发工作,开发整个动力域功能安全设计。多年exida车规ISO26262咨询认证公司经验,负责头部Tier 1 的L2+自动驾驶的系统功能安全设计开发,涉及硬件软件开发,负责某芯片消费电子进行车规级芯片ISO26262咨询与认证,在芯来科技负责组织和参与完成全球第一个RISC-V CPU IP产品的ASIL D认证,负责完成300 900 ASIL B&D开发。

课程信息

直播时间:7月10日19:30
直播地点:智猩猩直播间